Project

General

Profile

Wiki » History » Version 13

Frédéric Blanc, 2023-12-01 15:41

1 9 Frédéric Blanc
h1. RedPitaya
2 1 Frédéric Blanc
3 13 Frédéric Blanc
!clipboard-202312011541-sbukm.png!
4 8 Frédéric Blanc
*Attention il existe plusieurs version de redpitaya*
5
6
STEMlab 125-14 *external clock* (The OS will *not boot* without providing an external clock.)
7
https://redpitaya.readthedocs.io/en/latest/developerGuide/hardware/125-14_EXT/top.html
8 1 Frédéric Blanc
9 9 Frédéric Blanc
pour modifier une STEMlab 125-14 *external clock* en STEMlab 125-14 normale il faut souder 2 resistances 0402 de 22R sur R26 et R25 et dessouder R23 et R24
10 1 Frédéric Blanc
11 10 Frédéric Blanc
!clipboard-202311231551-ugmwn.png!
12 12 Frédéric Blanc
!clipboard-202311271003-ym5pn.png!
13 9 Frédéric Blanc
!clipboard-202311231537-zevpq.png!
14 11 Frédéric Blanc
!clipboard-202311271000-jz8ux.png!
15 8 Frédéric Blanc
16 6 Frédéric Blanc
frequence max 464.037Mhz 
17
18 3 Frédéric Blanc
h2. pinout
19
20 5 Frédéric Blanc
!clipboard-202304261053-qqtl1.png!
21 3 Frédéric Blanc
!clipboard-202304251234-p78ss.png!
22
23 1 Frédéric Blanc
h2. Matlab Simulink HDL
24 2 Frédéric Blanc
25
h2. Xilinx Vivado
26
27 4 Frédéric Blanc
La carte Red Pitaya a une logique programmable faite par Xilinx et pour l'écrire pour décrire votre système numérique, vous devez utiliser le logiciel Vivado. Vivado sert à écrire votre système numérique avec un HDL et à implémenter votre système dans la logique programmable. Le résultat de la mise en œuvre d'un projet Vivado est un fichier appelé bitstream qui a une extension .bit, qui contient les informations sur les connexions des blocs logiques qui seront utilisés et les connexions entre eux.
28
29
[[Xilink_Vivado]]
30 7 Frédéric Blanc
31
h2. Shared RAM PS (CPU) PL (FPGA)
32
33
[[Shared_RAM_CPU_FPGA]]