Wiki » History » Version 42
Frédéric Blanc, 2023-12-04 14:48
1 | 9 | Frédéric Blanc | h1. RedPitaya |
---|---|---|---|
2 | 1 | Frédéric Blanc | |
3 | 42 | Frédéric Blanc | {{toc}} |
4 | |||
5 | 28 | Frédéric Blanc | h2. Zynq-7000 SoC |
6 | |||
7 | The Zynq®-7000 family is based on the Xilinx SoC architecture. These products integrate a feature-rich dual-core or single-core ARM® |
||
8 | Cortex™-A9 based processing system (PS) and 28 nm Xilinx programmable logic (PL) in a single device. The ARM Cortex-A9 CPUs are |
||
9 | the heart of the PS and also include on-chip memory, external memory interfaces, and a rich set of peripheral connectivity interfaces. |
||
10 | |||
11 | AMD Zynq 7000 XC7Z010 |
||
12 | |||
13 | *Vivado Select the device xc7z010clg400-1* |
||
14 | |||
15 | CLB Flip-Flops 35,200 |
||
16 | Look-Up Tables (LUTs) 17,600 |
||
17 | Logic Cells 28K |
||
18 | |||
19 | 29 | Frédéric Blanc | h2. Carte Redpitaya |
20 | |||
21 | 32 | Frédéric Blanc | !clipboard-202312041324-mzqat.png! |
22 | 31 | Frédéric Blanc | https://redpitaya.com/ |
23 | 13 | Frédéric Blanc | !clipboard-202312011541-sbukm.png! |
24 | 8 | Frédéric Blanc | *Attention il existe plusieurs version de redpitaya* |
25 | |||
26 | STEMlab 125-14 *external clock* (The OS will *not boot* without providing an external clock.) |
||
27 | https://redpitaya.readthedocs.io/en/latest/developerGuide/hardware/125-14_EXT/top.html |
||
28 | 1 | Frédéric Blanc | |
29 | 9 | Frédéric Blanc | pour modifier une STEMlab 125-14 *external clock* en STEMlab 125-14 normale il faut souder 2 resistances 0402 de 22R sur R26 et R25 et dessouder R23 et R24 |
30 | 1 | Frédéric Blanc | |
31 | 10 | Frédéric Blanc | !clipboard-202311231551-ugmwn.png! |
32 | 12 | Frédéric Blanc | !clipboard-202311271003-ym5pn.png! |
33 | 9 | Frédéric Blanc | !clipboard-202311231537-zevpq.png! |
34 | 11 | Frédéric Blanc | !clipboard-202311271000-jz8ux.png! |
35 | 8 | Frédéric Blanc | |
36 | 15 | Frédéric Blanc | frequence max 464.037Mhz |
37 | 6 | Frédéric Blanc | |
38 | 14 | Frédéric Blanc | h2. OS |
39 | 1 | Frédéric Blanc | |
40 | 15 | Frédéric Blanc | h3. OS 1.04 |
41 | |||
42 | Please note that you need to change the forward slashes to backward slashes on Windows. |
||
43 | |||
44 | |||
45 | 16 | Frédéric Blanc | Send the file .bit (red_pitaya_top.bit is the default name) to the Red Pitaya with the scp command. |
46 | 15 | Frédéric Blanc | |
47 | <pre><code class="shell"> |
||
48 | 17 | Frédéric Blanc | scp red_pitaya_top.bit root@rp-xxxxxx.local:/root |
49 | 15 | Frédéric Blanc | </code></pre> |
50 | |||
51 | |||
52 | 16 | Frédéric Blanc | Now establish an SSH communication with your Red Pitaya and check if you have the copy red_pitaya_top.bit in the root directory. |
53 | 15 | Frédéric Blanc | |
54 | <pre><code class="shell"> |
||
55 | 17 | Frédéric Blanc | redpitaya> ls |
56 | 15 | Frédéric Blanc | </code></pre> |
57 | |||
58 | |||
59 | 16 | Frédéric Blanc | Load the red_pitaya_top.bit to xdevcfg with |
60 | 15 | Frédéric Blanc | |
61 | <pre><code class="shell"> |
||
62 | 17 | Frédéric Blanc | redpitaya> cat red_pitaya_top.bit > /dev/xdevcfg |
63 | 15 | Frédéric Blanc | </code></pre> |
64 | |||
65 | 40 | Frédéric Blanc | https://redmine.laas.fr/attachments/download/4691/STEMlab_125-xx_OS_1.04-18_stable.img.zip |
66 | |||
67 | 15 | Frédéric Blanc | h3. OS 2.0 |
68 | |||
69 | 25 | Frédéric Blanc | sur l'ordinateur où est installer *Vivado* |
70 | 24 | Frédéric Blanc | |
71 | 15 | Frédéric Blanc | Create .bif file (for example, red_pitaya_top.bif) and use it to generate a binary bitstream file (red_pitaya_top.bit.bin) |
72 | |||
73 | <pre><code class="shell"> |
||
74 | echo -n "all:{ red_pitaya_top.bit }" > red_pitaya_top.bif |
||
75 | bootgen -image red_pitaya_top.bif -arch zynq -process_bitstream bin -o red_pitaya_top.bit.bin -w |
||
76 | </code></pre> |
||
77 | |||
78 | 23 | Frédéric Blanc | Bootgen se trouve dans ../Vivado/2023.1/bin |
79 | 15 | Frédéric Blanc | |
80 | Send the file .bit.bin to the Red Pitaya with the scp command. |
||
81 | |||
82 | <pre><code class="shell"> |
||
83 | scp red_pitaya_top.bit.bin root@rp-xxxxxx.local:/root |
||
84 | </code></pre> |
||
85 | 1 | Frédéric Blanc | |
86 | 27 | Frédéric Blanc | sur la *redpitaya* |
87 | 1 | Frédéric Blanc | |
88 | 24 | Frédéric Blanc | Now establish an SSH communication with your *Red Pitaya* and check if you have the copy red_pitaya_top.bit.bin in the root directory. |
89 | 15 | Frédéric Blanc | |
90 | 24 | Frédéric Blanc | <pre><code class="shell"> |
91 | ls |
||
92 | 15 | Frédéric Blanc | </code></pre> |
93 | |||
94 | 1 | Frédéric Blanc | |
95 | 15 | Frédéric Blanc | Load the red_pitaya_top.bit.bin image into the FPGA: |
96 | |||
97 | <pre><code class="shell"> |
||
98 | 24 | Frédéric Blanc | /opt/redpitaya/bin/fpgautil -b red_pitaya_top.bit.bin |
99 | 15 | Frédéric Blanc | </code></pre> |
100 | |||
101 | |||
102 | 19 | Frédéric Blanc | *autre tuto:* |
103 | |||
104 | 20 | Frédéric Blanc | Génération du fichier crypté |
105 | 18 | Frédéric Blanc | Vivado g´en`ere par d´efaut un fichier .bit. Le pilote s’attend `a un autre format contenant un entˆete particulier. La |
106 | 20 | Frédéric Blanc | conversion se fait avec l’utilitaire *bootgen* fourni par le *SDK de Vivado* . |
107 | 1 | Frédéric Blanc | Cet outil attend un fichier .bif contenant : |
108 | 20 | Frédéric Blanc | |
109 | <pre><code class="shell"> |
||
110 | 21 | Frédéric Blanc | a l l : |
111 | { |
||
112 | n o m d u b i t s t r e a m . b i t |
||
113 | } |
||
114 | 20 | Frédéric Blanc | </code></pre> |
115 | |||
116 | |||
117 | qui sera ensuite fourni à bootgen : |
||
118 | |||
119 | <pre><code class="shell"> |
||
120 | 26 | Frédéric Blanc | ../bin/bootgen −image fichierbif.bif −arch zynq −processbitstream bin |
121 | 20 | Frédéric Blanc | </code></pre> |
122 | |||
123 | |||
124 | Suite à cette commande un fichier nom du bitstream.bit.bin est créé dans le répertoire courant. |
||
125 | |||
126 | Flasher par utilisation directe de fpga manager |
||
127 | |||
128 | Le fichier .bit.bin doit être copié/déplacé dans /lib/firmware. |
||
129 | Afin d’informer le pilote que le PL doit être flashé, et quel bitstream utiliser, la commande suivante est à utiliser : |
||
130 | |||
131 | <pre><code class="shell"> |
||
132 | 1 | Frédéric Blanc | echo " nom_du_bitstream.bit.bin " > /sys/class/fpga manager/fpga0/firmware |
133 | </code></pre> |
||
134 | |||
135 | |||
136 | 20 | Frédéric Blanc | La ligne : |
137 | 21 | Frédéric Blanc | <pre><code class="shell"> |
138 | fpga-manager fpga0: writing nom_du_bitstram.bit.bin to Xilinx Zynq FPGA Manager |
||
139 | </code></pre> |
||
140 | 18 | Frédéric Blanc | |
141 | 21 | Frédéric Blanc | s’affichera en cas de succés et la LED connect´ee sur Prog done doit s’allumer (LED bleue sur la RedPitaya). |
142 | |||
143 | 34 | Frédéric Blanc | page 34 de document:"tuto redpitaya UdFC" |
144 | 15 | Frédéric Blanc | |
145 | 41 | Frédéric Blanc | https://downloads.redpitaya.com/downloads/Unify/RedPitaya_OS_2.00-18_stable.img.zip |
146 | |||
147 | 33 | Frédéric Blanc | h3. bitstream de test |
148 | 14 | Frédéric Blanc | |
149 | 39 | Frédéric Blanc | Le test est un compteur qui fait clignoter les LED du Redpitaya |
150 | |||
151 | 38 | Frédéric Blanc | https://redmine.laas.fr/attachments/download/4689/led_fred.bit |
152 | 39 | Frédéric Blanc | |
153 | https://redmine.laas.fr/attachments/download/4690/led_fred.bit.bin |
||
154 | 3 | Frédéric Blanc | |
155 | h2. pinout |
||
156 | 5 | Frédéric Blanc | |
157 | 3 | Frédéric Blanc | !clipboard-202304261053-qqtl1.png! |
158 | !clipboard-202304251234-p78ss.png! |
||
159 | 1 | Frédéric Blanc | |
160 | 2 | Frédéric Blanc | h2. Matlab Simulink HDL |
161 | |||
162 | h2. Xilinx Vivado |
||
163 | 4 | Frédéric Blanc | |
164 | La carte Red Pitaya a une logique programmable faite par Xilinx et pour l'écrire pour décrire votre système numérique, vous devez utiliser le logiciel Vivado. Vivado sert à écrire votre système numérique avec un HDL et à implémenter votre système dans la logique programmable. Le résultat de la mise en œuvre d'un projet Vivado est un fichier appelé bitstream qui a une extension .bit, qui contient les informations sur les connexions des blocs logiques qui seront utilisés et les connexions entre eux. |
||
165 | |||
166 | 7 | Frédéric Blanc | [[Xilink_Vivado]] |
167 | |||
168 | 1 | Frédéric Blanc | h2. Shared RAM PS (CPU) PL (FPGA) |
169 | 7 | Frédéric Blanc | |
170 | 15 | Frédéric Blanc | [[Shared_RAM_CPU_FPGA]] |