Project

General

Profile

Xilink Vivado » History » Version 20

Frédéric Blanc, 2023-04-25 11:28

1 1 Frédéric Blanc
h1. Xilink Vivado
2
3
h2. installation Windows
4
5 6 Frédéric Blanc
6 5 Frédéric Blanc
h3. Vivado 2022.2
7
8 2 Frédéric Blanc
Windows 64-bit: Run the settings64.bat from the Vivado/<version> directory
9
10
On Windows, click Start > All Programs > Xilinx Design Tools > Vivado 2022.2 > Vivado 2022.2 Tcl Shell to launch the Vivado Design Suite Tcl shell.
11 3 Frédéric Blanc
12
<pre><code class="shell">
13
dir D:\Public\RedPitaya-FPGA
14
vivado -source red_pitaya_vivado_project_Z10.tcl -tclargs v0.94
15
</code></pre>
16 4 Frédéric Blanc
17
!clipboard-202304201305-exdsl.png!
18 5 Frédéric Blanc
19
We recommend Vivado 2020.1
20 7 Frédéric Blanc
21 8 Frédéric Blanc
h3. Vivado 2020.1
22 7 Frédéric Blanc
23 10 Frédéric Blanc
Tcl Console
24
25 9 Frédéric Blanc
<pre><code class="shell">
26
cd d:/Public/RedPitaya-FPGA/prj/Examples/Led_blink
27
source D:/Public/RedPitaya-FPGA/prj/Examples/Led_blink/make_project.tcl
28
</code></pre>
29
30 11 Frédéric Blanc
!clipboard-202304251008-te1ah.png!
31 17 Frédéric Blanc
pour éviter cette erreur copier le dossier core dans ../tmp/
32 11 Frédéric Blanc
33 16 Frédéric Blanc
attachment:cores.zip
34 12 Frédéric Blanc
35 18 Frédéric Blanc
h4. Bitstream
36
37
!clipboard-202304251107-19zhk.png!
38
39 20 Frédéric Blanc
40
le fichier bitstream doit être remplacer le fichier /dev/xdevcfg
41
42 1 Frédéric Blanc
h3. tuto Web
43 19 Frédéric Blanc
44
https://redpitaya.readthedocs.io/en/latest/developerGuide/software/build/fpga/fpga.html
45 7 Frédéric Blanc
46
https://antonpotocnik.com/?p=487360